文章目录
[+]
专利择要显示,本发明属于晶振频率丈量技能领域,详细涉及一种 FPGA 晶振频率丈量方法及系统。将晶振产生的原始时钟旗子暗记通过倍频器进行倍频,得到倍频后的时钟旗子暗记;个中,倍频因子为 M,即倍频后的时钟旗子暗记频率为原始晶振频率的 M 倍;利用倍频后的时钟旗子暗记对来自授时模块的秒脉冲进行计数,并将计数值存入 FPGA 的存储器中,当存储的计数值达到预定的数量 N 时,采取加权均匀法打算晶振的频率。通过倍频器将晶振的频率倍频 M 倍,以提高频率分辨率;利用倍频后的时钟旗子暗记对来自授时模块的秒脉冲进行计数,并通过加权均匀算法处理计数数据,从而实现对晶振频率的高精度丈量。
本文源自金融界

(图片来自网络侵删)