现在,RISC-V真的要上天了。Microchip的Dorian Johnson表示,目前Microchip准备将其采取RISC-V指令集架构(ISA)的FPGA处理器运用到太空中,目前正在进行抗辐射等测试环节。
“利用新的开放式RISC-V架构,FPGA电路可以更靠近远端丈量源事情。”Johnson在Elektroniikkalehti的文章中阐明道。 “它可以在有效载荷源上实现自动数据网络,状态监视和负载掌握,从而为卫星的CPU系统开释资源,由于它不必再卖力掌握远程有效载荷单元。”
“作为RISC Foundation掩护的标准开放式架构,RISC-V ISA在空间技能设计中供应了许多好处。一个好处是“冻结”指令集,这意味着写入RISC-V内核的任何软件将始终可以在任何RISC-V设备上运行。使得原始代码库可以在许多不同的软件中重复利用数十年,从而使掩护旧运用程序变得更加随意马虎。互助伙伴可以创建根据客户特定哀求定制RISC-V软件内核,并在须要时实现RTL共享以监控安全关键型运用程序。”

“RISC-V处理器已经在用于航空航天运用的抗辐射FPGA中进行了测试,”Johnson说道。“包含RISC-V处理器的FPGA适用于每个有效载荷单元,根据LX7730稠浊旗子暗记电路发送的远程丈量数据进行读取,丈量和决策,并将有效载荷单元的状态信息报告给或分外的非标准化协议。“
Microchip目前观点验证阶段采取的是六传感器测试,RISC-V软核在抗强化辐射的RTG4 FPGA中运行。通过SPI总线连接到LX7730遥感掌握器。
当然,并不是第一个将开放指令集带入太空的技能:TechEdSat-1 cubeat采取OpenRISC处理器,于2012年10月支配到国际空间站中,Cobham Gaisler的LEON处理器则采取基于OpenSPARC的开源架构。
LEON是一款32位RISC处理器,支持SPARC V8指令集,由欧洲航天总局旗下的Gaisler Research开拓、掩护,目的是摆脱欧空局对美国航天级处理器的依赖。
美国军工航天领域芯片供应商美高森美(Microsemi)在2017年时曾宣乐成为首家针对RISC-V设计供应全面软件工具链和知识产权(IP)内核的可编程逻辑器件(FPGA)供应商。其RV32IM RISC-V内核适用于美高森美IGLOO2 FPGA、Smart Fusion 2系统级芯片(SoC)FPGA或抗辐射RTG4 FPGA。此后的2018年初,Microchip宣告收购美高森美,从而得到了包括RISC-V在内的多项技能。
Microchip/Microsemi在卫星姿态和卫星轨道掌握领域的布局