这是一款 51.2 Tbps 可编程 5nm 芯片,旨在办理运营商带宽爆炸的问题,同时知足严格的功耗和本钱哀求。它可适用于下一代数据中央网络中的 leaf 和 spine 运用,以及 AI / ML 和高性能打算 (HPC) 构造。
据先容,一个 Teralynx 10 相称于 12 个 12.8 Tbps 一代芯片,由此可以在同等容量下减少 80% 的功耗。
Teralynx 10 具有 512 个长间隔 (LR) 112G SerDes,且具有业界最低的误码率 (BER)。有了它,交流机系统可以开拓出更全面的交流机配置,例如 32 x 1.6T、 64 x 800G 和 128 x 400G 链路,使供应商能够灵巧地知足每个运营商的独特需求。
它采取了超低延迟构造,兼容 Teralynx 软件,而且还支持 Teralynx Flashlight 高等遥测技能,包括 P4 带内网络遥测 (INT)。
据先容,Teralynx 7 代交流机已出货约 500 万个 400GbE 端口,Teralynx 10 将在第二季度供应样品。
IT之家这里大略阐明一下,现有 PCIe Gen5 速率仅支持 400GbE 链路,等到 2-3 年后 PCIe Gen6 面世的时候才有望看到 800GbE 乃至更高等别的主流做事器和存储设备。