专利择要显示,本发明涉及一种芯片电修调赞助电路,详细说是低功耗的熔丝读取构造。它包括熔丝,该熔丝的一端接电源VDD,另一端接PAD。其特点是,与PAD相连的熔丝一端通过开关接地。与PAD相连的熔丝一端与传输门一的一审察连,传输门一的另一端与反相器二的一审察连,反相器二的另一端输出FUSE_O。开关和传输门一吸收REN旗子暗记,当REN旗子暗记为高电平时,传输门一和开关导通,当REN旗子暗记为低电平时,传输门一和开关关闭。反相器二与传输门一及输出FUSE_O间有环路构造,REN旗子暗记由高电平变低电平后,反相器二与环路构造形成锁环,从而锁存REN旗子暗记变低电平之前的FUSE_O的结果。该读取构造的功耗较低。办理了传统读取构造因持续功耗而导致的功耗较高的问题。
本文源自金融界
