本文引用地址:http://www.eepw.com.cn/article/201608/296037.htm
NJTRST测试系统复位旗子暗记
如图所示:
nRST是接芯片的复位脚,板上的实物是20针的JTAG接口
20针JTAG接口
1 VTref 目标板参考电压,接电源
2 VCC 接电源
3 nTRST 测试系统复位旗子暗记
4、6、8、10、12、14、16、18、20 GND 接地
5 TDI 测试数据串行输入
7 TMS 测试模式选择
9 TCK 测试时钟
11 RTCK 测试时钟返回旗子暗记// 这个没有接
13 TDO 测试数据串行输出
15 nRESET 目标系统复位旗子暗记
17 、 19 NC 未连接
关于目标系统复位旗子暗记和测试系统复位旗子暗记
测试系统实在指的是目标板上JTAG扫描链中各个芯片中TAP测试访问端口和边界扫描单元等,nTRST也便是指复位TAP测试访问端口,不复位芯片逻辑。而目标系统便是目标板上除了测试功能以外的正常逻辑了。nRESET连接FPGA的PROG_B(复位配置逻辑电路,但是这时的复位是由上位PC机利用掌握软件通过JTAG电缆或掌握器来掌握的,条件缺一不可。
这因此FPGA为例子讲的,大概懂了。
nrst引脚通过一个电容到地。
nrst引脚内部是通过一个永久的上拉电阻上拉,如果下来便是复位,这里的电容起到滤波的浸染,防止复位。
以是这个开拓板要想用jlink烧录的话,插入电源才能烧录。