首页 » 智能 » 台式电脑主板时钟电路检修流程_时钟_分频器

台式电脑主板时钟电路检修流程_时钟_分频器

南宫静远 2024-12-21 00:37:17 0

扫一扫用手机浏览

文章目录 [+]

在主板上,各种设备都须要在统一的节拍下协同事情,如果主板上的时钟不同步会造成

各种各样的故障,轻则去世机、不稳定,重则系统不能正常运行。

台式电脑主板时钟电路检修流程_时钟_分频器 台式电脑主板时钟电路检修流程_时钟_分频器 智能

时钟电路以晶振(14.318MHZ)和时钟芯片(又叫分频处理器)为核心.主板通电之后,电

台式电脑主板时钟电路检修流程_时钟_分频器 台式电脑主板时钟电路检修流程_时钟_分频器 智能
(图片来自网络侵删)

源通过电路转换之后向时钟芯片供电,时钟芯片事情之后会把 14.318MHZ 的基定时钟分割成

不同周期,然后再对每个不同周期的频率旗子暗记进行升频或者降频,产生不同频率的时钟旗子暗记,

通过时钟芯片的外围电路,直接发出,加入到后级的各个电路供时钟.

2. 时钟电路事情事理

Vddp 3.3V 和 Vddl2.5V 电压经由二极管和电感进入分频器后,分频器开始事情,和晶体一起产生振荡,在晶体的两脚均可以看到波形。
晶体的两脚之间的阻值在 450---700 欧之间。
在它的两脚各有 1V 旁边的电压,由分频器供应。
晶体两脚产生的频率总和是 14.318M。

没有总频,南、北桥、CPU、CACHE、I/O、内存上就没有频率。
有了总频,也不一定有频率。
总频一定正常,可以解释晶体和分频器基本上正常,紧张是晶体的振荡电路已经完备正常,反之就不正常。
当总频产生后,分频器开始分频,分频器分过来的频率送到南桥,

在南桥处理过后送到 PCI 接口 B8和 ISA的 B20 脚,这两脚叫系统测试脚,这个测试脚可以反响主板上所有的时钟是否正常。
系统时钟的波形幅度一定要大于 1.5V,这两脚的阻值在450---700 欧之间,由南桥供应。

3. 分频器引脚定义,

m83196s-14A

(分频器引脚功能和电压值)

Xin 晶振输入 1.6V旁边...

Xout 晶振输出 1.2V旁边..

PCICLK1-4 PCI 时钟 1.6V 旁边..

CPUCLK_FCPUCLK, CPU 时钟P4主板 0.5V,有些 主板 1.1V..

PCICLK5/PCI_STOP#当为\"大众1\"大众时为 PCICLK5 输出,当为\公众0\公众时停滞 CPU 时钟3.3V..

PCICLK6/CPU_STOP#当为\"大众1\"大众时为 PCICLK6 输出,当为\"大众0\"大众时停滞 PCI 时钟3.3V...

SDATA 串行数据(由南桥掌握) 3.3V..

SDCLK 串行时钟(由南桥掌握) 3.3V..

SEL100/66# 时钟调节引脚(可以通过跳线调度时钟频率输出) \"大众1\公众或\公众0\公众..

IOAPIC 基准频率 14.318MHZ 1.6 旁边..

REF2X / SEL48 24MHZ 和 48MHZ 输出(供应南桥和 I/0时钟) 1.6旁边..

VddCore PLL 供电 3.3V..

VddP PCICLK_F 和 PCICLK 1:6 供电 3.3V..

VddA IOAPIC 供电 2.5V..

VddC PCICLK_F 和 PCICLK 1:6 供电 2.5V..

Vdd4/ VddR 48mhz USB 时钟供电/14.318mhz ISA 时钟供电 3.3V..

VssC,VssR, Vss4,VssP为电源地线 0V..

4. 时钟电路的检修

在主板上 RESET 和 CLK是南桥处理的,在总频正常下,如果 RESET 和 CLK都没有,在南桥电源正常情形下,为南桥坏。
主板不事情,RESET 不正常,先查总频。
在主板上,时钟线比 AD线要粗一些,并带有波折。

如果开机数码卡上的 OSC灯不亮,先查晶体两脚的电压和波形;有电压有波形,在总频线路正常的情形下,为分频器坏;无电压无波形,在分频器电源正常情形下,为分频器坏;有电压无波形,为晶体坏。
如果总频正常,单独某个旗子暗记没有时,大多是 输出排阻破坏或断线。

标签:

相关文章

IT外包,助力企业腾飞的新引擎

随着信息技术的飞速发展,IT行业已经成为我国经济发展的重要驱动力。在这个背景下,IT外包作为一种新兴的服务模式,逐渐受到企业的青睐...

智能 2024-12-28 阅读0 评论0

IT外包路线,企业数字化转型的新动力

随着互联网技术的飞速发展,企业数字化转型已成为必然趋势。在这个过程中,IT外包成为了许多企业降低成本、提高效率的重要途径。本文将从...

智能 2024-12-28 阅读0 评论0